/usr/share/gputils/header/p16f570.inc is in gputils-common 1.4.0-0.1.
This file is owned by root:root, with mode 0o644.
The actual contents of the file can be viewed below.
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176 177 178 179 180 181 182 183 184 185 186 187 188 189 190 191 192 193 194 195 196 197 198 199 200 201 202 203 204 205 206 207 208 209 210 211 212 213 214 215 216 217 218 219 220 221 222 223 224 225 226 227 228 229 230 231 232 233 234 235 236 237 238 239 240 241 242 243 244 245 246 247 248 249 250 251 252 253 254 255 256 257 258 259 260 261 262 263 264 265 266 267 268 269 270 271 272 273 274 275 276 277 278 279 280 281 282 283 284 285 286 287 288 289 290 291 292 293 294 295 296 297 298 299 300 301 302 303 304 305 306 307 308 309 310 311 312 313 314 315 316 317 318 319 320 321 322 323 324 325 326 327 328 329 330 331 332 333 334 335 336 337 338 339 340 341 342 343 344 345 346 347 348 349 350 351 352 353 354 355 356 357 358 359 360 361 362 363 364 365 366 | LIST
;==========================================================================
; Build date : Aug 07 2014
; MPASM PIC16F570 processor include
;
; (c) Copyright 1999-2014 Microchip Technology, All rights reserved
;==========================================================================
NOLIST
;==========================================================================
; This header file defines configurations, registers, and other useful
; bits of information for the PIC16F570 microcontroller. These names
; are taken to match the data sheets as closely as possible.
;
; Note that the processor must be selected before this file is included.
; The processor may be selected the following ways:
;
; 1. Command line switch:
; C:\MPASM MYFILE.ASM /PIC16F570
; 2. LIST directive in the source file
; LIST P=PIC16F570
; 3. Processor Type entry in the MPASM full-screen interface
; 4. Setting the processor in the MPLAB Project Dialog
;==========================================================================
;==========================================================================
;
; Verify Processor
;
;==========================================================================
IFNDEF __16F570
MESSG "Processor-header file mismatch. Verify selected processor."
ENDIF
;==========================================================================
;
; Register Definitions
;
;==========================================================================
W EQU H'0000'
F EQU H'0001'
;----- Register Files -----------------------------------------------------
;-----Bank0------------------
INDF EQU H'0000'
TMR0 EQU H'0001'
PCL EQU H'0002'
STATUS EQU H'0003'
FSR EQU H'0004'
OSCCAL EQU H'0005'
PORTA EQU H'0006'
PORTB EQU H'0007'
PORTC EQU H'0008'
ADCON0 EQU H'0009'
ADRES EQU H'000A'
INTCON EQU H'000B'
INTCON0 EQU H'000B'
;-----Bank1------------------
EECON EQU H'0021'
EEDATA EQU H'0025'
EEADR EQU H'0026'
CM1CON0 EQU H'0027'
CM2CON0 EQU H'0028'
VRCON EQU H'0029'
ANSEL EQU H'002A'
;-----Bank3------------------
IW EQU H'0061'
INTCON1 EQU H'0065'
INTIE_REG EQU H'0065'
ISTATUS EQU H'0066'
IFSR EQU H'0067'
IBSR EQU H'0068'
OPACON EQU H'0069'
;----- STATUS Bits -----------------------------------------------------
C EQU H'0000'
DC EQU H'0001'
Z EQU H'0002'
NOT_PD EQU H'0003'
NOT_TO EQU H'0004'
PA0 EQU H'0005'
PA1 EQU H'0006'
PA2 EQU H'0007'
;----- OSCCAL Bits -----------------------------------------------------
CAL0 EQU H'0001'
CAL1 EQU H'0002'
CAL2 EQU H'0003'
CAL3 EQU H'0004'
CAL4 EQU H'0005'
CAL5 EQU H'0006'
CAL6 EQU H'0007'
;----- PORTA Bits -----------------------------------------------------
RA0 EQU H'0000'
RA1 EQU H'0001'
RA2 EQU H'0002'
RA3 EQU H'0003'
RA4 EQU H'0004'
RA5 EQU H'0005'
RA6 EQU H'0006'
RA7 EQU H'0007'
;----- PORTB Bits -----------------------------------------------------
RB0 EQU H'0000'
RB1 EQU H'0001'
RB2 EQU H'0002'
RB3 EQU H'0003'
RB4 EQU H'0004'
RB5 EQU H'0005'
RB6 EQU H'0006'
RB7 EQU H'0007'
;----- PORTC Bits -----------------------------------------------------
RC0 EQU H'0000'
RC1 EQU H'0001'
RC2 EQU H'0002'
RC3 EQU H'0003'
RC4 EQU H'0004'
RC5 EQU H'0005'
RC6 EQU H'0006'
RC7 EQU H'0007'
;----- ADCON0 Bits -----------------------------------------------------
ADON EQU H'0000'
GO_NOT_DONE EQU H'0001'
GO EQU H'0001'
CHS0 EQU H'0002'
CHS1 EQU H'0003'
CHS2 EQU H'0004'
CHS3 EQU H'0005'
ADCS0 EQU H'0006'
ADCS1 EQU H'0007'
NOT_DONE EQU H'0001'
;----- ADRES Bits -----------------------------------------------------
ADRES0 EQU H'0000'
ADRES1 EQU H'0001'
ADRES2 EQU H'0002'
ADRES3 EQU H'0003'
ADRES4 EQU H'0004'
ADRES5 EQU H'0005'
ADRES6 EQU H'0006'
ADRES7 EQU H'0007'
;----- INTCON Bits -----------------------------------------------------
GIE EQU H'0000'
RBIF EQU H'0004'
T0IF EQU H'0005'
CWIF EQU H'0006'
ADIF EQU H'0007'
;----- INTCON0 Bits -----------------------------------------------------
GIE EQU H'0000'
RBIF EQU H'0004'
T0IF EQU H'0005'
CWIF EQU H'0006'
ADIF EQU H'0007'
;----- EECON Bits -----------------------------------------------------
RD EQU H'0000'
WR EQU H'0001'
WREN EQU H'0002'
WRERR EQU H'0003'
FREE EQU H'0004'
;----- CM1CON0 Bits -----------------------------------------------------
NOT_C1WU EQU H'0000'
C1PREF EQU H'0001'
C1NREF EQU H'0002'
C1ON EQU H'0003'
NOT_C1T0CS EQU H'0004'
C1POL EQU H'0005'
NOT_C1OUTEN EQU H'0006'
C1OUT EQU H'0007'
;----- CM2CON0 Bits -----------------------------------------------------
NOT_C2WU EQU H'0000'
C2PREF1 EQU H'0001'
C2NREF EQU H'0002'
C2ON EQU H'0003'
C2PREF2 EQU H'0004'
C2POL EQU H'0005'
NOT_C2OUTEN EQU H'0006'
C2OUT EQU H'0007'
;----- VRCON Bits -----------------------------------------------------
VRR EQU H'0004'
VROE2 EQU H'0005'
VROE1 EQU H'0006'
VREN EQU H'0007'
VR0 EQU H'0000'
VR1 EQU H'0001'
VR2 EQU H'0002'
VR3 EQU H'0003'
;----- ANSEL Bits -----------------------------------------------------
ANS0 EQU H'0000'
ANS1 EQU H'0001'
ANS2 EQU H'0002'
ANS3 EQU H'0003'
ANS4 EQU H'0004'
ANS5 EQU H'0005'
ANS6 EQU H'0006'
ANS7 EQU H'0007'
;----- INTCON1 Bits -----------------------------------------------------
WUR EQU H'0000'
RBIE EQU H'0004'
T0IE EQU H'0005'
CWIE EQU H'0006'
ADIE EQU H'0007'
;----- INTIE_REG Bits -----------------------------------------------------
WUR EQU H'0000'
RBIE EQU H'0004'
T0IE EQU H'0005'
CWIE EQU H'0006'
ADIE EQU H'0007'
;----- ISTATUS Bits -----------------------------------------------------
C EQU H'0000'
DC EQU H'0001'
Z EQU H'0002'
NOT_PD EQU H'0003'
NOT_TO EQU H'0004'
PA0 EQU H'0005'
PA1 EQU H'0006'
PA2 EQU H'0007'
;----- OPACON Bits -----------------------------------------------------
OPA1ON EQU H'0000'
OPA2ON EQU H'0001'
;----- OPTION_REG Bits -----------------------------------------------------
PSA EQU H'0003'
T0SE EQU H'0004'
T0CS EQU H'0005'
NOT_RBPU EQU H'0006'
NOT_RBWU EQU H'0007'
PS0 EQU H'0000'
PS1 EQU H'0001'
PS2 EQU H'0002'
;----- TRISC Bits -----------------------------------------------------
TRISC0 EQU H'0000'
TRISC1 EQU H'0001'
TRISC2 EQU H'0002'
TRISC3 EQU H'0003'
TRISC4 EQU H'0004'
TRISC5 EQU H'0005'
TRISC6 EQU H'0006'
TRISC7 EQU H'0007'
;----- TRISB Bits -----------------------------------------------------
TRISB0 EQU H'0000'
TRISB1 EQU H'0001'
TRISB2 EQU H'0002'
TRISB3 EQU H'0003'
TRISB4 EQU H'0004'
TRISB5 EQU H'0005'
TRISB6 EQU H'0006'
TRISB7 EQU H'0007'
;----- TRISA Bits -----------------------------------------------------
TRISA0 EQU H'0000'
TRISA1 EQU H'0001'
TRISA2 EQU H'0002'
TRISA3 EQU H'0003'
TRISA4 EQU H'0004'
TRISA5 EQU H'0005'
TRISA6 EQU H'0006'
TRISA7 EQU H'0007'
;==========================================================================
;
; RAM Definitions
;
;==========================================================================
__MAXRAM H'00FF'
;==========================================================================
;
; Configuration Bits
;
; NAME Address
; CONFIG FFFh
;
;==========================================================================
; The following is an assignment of address values for all of the
; configuration registers for the purpose of table reads
_CONFIG EQU H'FFF'
;----- CONFIG Options --------------------------------------------------
_FOSC_LP EQU H'0FF8' ; LP oscillator and 18 ms DRT
_FOSC_XT EQU H'0FF9' ; XT oscillator and 18 ms DRT
_FOSC_HS EQU H'0FFA' ; HS oscillator and 18 ms DRT
_FOSC_EC EQU H'0FFB' ; EC oscillator with I/O function on OSC2/CLKOUT
_FOSC_INTRC_IO EQU H'0FFC' ; INTRC with I/O function on OSC2/CLKOUT
_FOSC_INTRC_CLKOUT EQU H'0FFD' ; INTRC with CLKOUT function on OSC2/CLKOUT
_FOSC_EXTRC_IO EQU H'0FFE' ; EXTRC with I/O function on OSC2/CLKOUT
_FOSC_EXTRC_CLKOUT EQU H'0FFF' ; EXTRC with CLKOUT function on OSC2/CLKOUT
_WDTE_OFF EQU H'0FF7' ; Disabled
_WDTE_ON EQU H'0FFF' ; Enabled
_CP_ON EQU H'0FEF' ; Code protection on
_CP_OFF EQU H'0FFF' ; Code protection off
_IOSCFS_4MHz EQU H'0FBF' ; 4 MHz INTOSC Speed
_IOSCFS_8MHz EQU H'0FFF' ; 8 MHz INTOSC Speed
_CPSW_ON EQU H'0F7F' ; Code protection on
_CPSW_OFF EQU H'0FFF' ; Code protection off
_BOREN_OFF EQU H'0EFF' ; BOR Disabled
_BOREN_ON EQU H'0FFF' ; BOR Enabled
_DRTEN_OFF EQU H'0DFF' ; DRT Disabled
_DRTEN_ON EQU H'0FFF' ; DRT Enabled
;----- IDLOC Equates --------------------------------------------------
_IDLOC0 EQU H'840'
_IDLOC1 EQU H'841'
_IDLOC2 EQU H'842'
_IDLOC3 EQU H'843'
LIST
|